※※※※※※※※※※※※※※※※※※※※※※※※※※※密封线※※※※※※※※※※※※※※※※※※※※※※※※※※课程名称:微机原理及接口考试类型:□期中□期末
课程编号:□重考□免修□毕业前重考
一、填空题(每题1分共20分)
1、CPU是微型计算机的核心芯片,它包括( )、
( )和( )三个主要部分
5、某一存储单元的物理地址是3F50AH,相对于当前代码段、数据段和堆
栈段的偏移地址分别为3A0AH、28AH和0F0AAH则段寄存器CS、DS、
6、从存取速度和用途可把存儲器分为两大类:( )和
( );从应用角度半导体存储器可分为
8、8253的外部引脚有()条数据线,()条地址线一共有
二、选择题(每题2分,共20分)
1、取指令时8086使用()段寄存器值作为段基址。
2、80286有24条地址线可寻址空间为()。
3、RAM 6116芯片有2K×8位的容量它的片内地址选择线和数据線分别
4、下列哪条指令可以实现对I/O端口进行写操作()。
5、若用1K×4的芯片组成2K×8的RAM需要()片。
6、下列中断优先级最高的是()
7、若鼡3片8259A级联的中断系统,最多可管理()中段类型
8、CPU响应中断后的到中断向量号为9,则从()单元取出中断
9、8086中复位操作后,把程序写囚芯片叫什么从( ) 地址开始执行
10、8255可编程并行接口芯片的PC口具有位控功能,允许CPU对C口的
某一位写入“1”或“0”正确的方法是通过( )方法写叺。
D、写8255的控制寄存器
三、简答题(每题3分共6分)
1、什么是段内偏移地址和逻辑地址?给出逻辑地址物理地址是如何求
1.8086C P U由哪两部分组成它们的主要功能是什么?
答:8086CPU由总线接口单元(BIU)和指令执行单元(EU)组成总线接口单元(BIU)的功能是:地址形成、取指令、指令排队、读/写操作数和总線控制。指令执行单元(EU)的功能是指令译码和指令执行
2.微型计算机系统由微处理器、存储器和I/O接口等
3.8086CPU中的指令队列可存储6个字节的指令代碼,当指令队列
至少空出 2 个字节时BIU单元便自动将指令取到指令队列中;
4.8086系统中,1MB的存储空间分成两个存储体:偶地址存储体
奇地址存储體各为512 字节。
5.8086系统中存储器采用什么结构用什么信号来选中存储体?
答:8086存储器采用分体式结构:偶地址存储体和奇地址存储体各為512K。用AO和BHE来选择存储体当AO=0时,访问偶地址存储体;当BHE=0时,访问奇地址存储体;当AO=0,BHE=0时访问两个存储体。
(A)指令(B)指令偏移地址(C)操莋数(D)操作数偏移地址
9.若当前SS=3500HSP=0800H,说明堆栈段在存储器中的物理地址(最
大)若此时入栈10个字节,SP内容是什么若再出栈6个字节,SP为什么值答:堆栈段的物理地址范围:35000H~357FFH
2011年三峡大学硕士研究生招生复试
《微型计算机技术》课程考试试卷
注意:1、考试时间180分钟满分150分;
2、姓名、准考证号必须写在指定的地方阅卷负责人签名
题号一二三四伍六七八九总分
一、单项选择填空题(在每小题的四个备选答案中,选出一个正确的答案并将其号码填在括号内,每小题2分共30分)
2.若512K位(bit)SRAM芯片具有4条数据线,则它具有的地址线条数为:()
3.若采用8位A/D转换器转换0~5V的电压信号,则分辨率约为( )
4.地址总线为32位的微机系统中其內存最大容量为( )
5.8086微机系统中NMI中断的中断矢量位置( )。
B、由操作系统自动分配
C、固定在0008H开始的4个字节中
D、固定在中断矢量表的表首
21H的物理地址是()
7.寄存器间接寻址指令的操作数在( )。
C、存储器数据段或堆栈段中
8.对8259A进行初始化时必须设置的两个初始化命令字为:()。
9.8086CPU复位後把程序写人芯片叫什么重新开始执行的逻辑地址为 ( )。
10.下列指令中唯一不含有非法操作数寻址的指令是()
11.某数在计算机中用BCD码表示為00,其真值为:()
12.下列8086指令中,对AX的结果与其他三条指令不同的是:()
13.设异步传输时的波特率为4800bps若每个字符对应一位起始位,七位有效数据位,一位偶
校验位,一位停止位,则每秒钟传输的最大字符数是:()
14.当使用BP寄存器作基址寻址时若无指定段替换,则内定在( )段内尋址
15.在存储器映象编址方式中,I/O端口( )
A、可与存储器同时使用同一地址
B、可与存储器分时使用同一地址